Laporan Akhir 1
1. Jurnal [Kembali]
2. Alat dan Bahan [Kembali]

3. Rangkaian Simulasi [Kembali]
4. Prinsip Kerja Rangkaian [Kembali]
A. JK Flip Flop
IC 74LS112 merupakan rangkaian logika yang berisi dua buah JK flip-flop yang bekerja dengan pemicu tepi negatif (negative edge triggered). Artinya, perubahan pada keluaran flip-flop akan terjadi ketika sinyal clock mengalami transisi dari logika tinggi (HIGH) ke logika rendah (LOW). Setiap unit flip-flop memiliki dua masukan utama yaitu J dan K, satu masukan clock (CLK), serta dua keluaran yaitu Q dan Q̅ (Q bar). Selain itu, terdapat pula dua masukan kontrol yaitu Preset (PR̅) dan Clear (CLR̅) yang bersifat aktif rendah, artinya kedua masukan tersebut akan bekerja ketika diberi logika 0.
Secara prinsip, JK flip-flop merupakan pengembangan dari SR flip-flop yang bertujuan untuk menghilangkan kondisi tidak stabil atau terlarang ketika S dan R sama-sama bernilai 1. Pada JK flip-flop, kombinasi logika pada input J dan K menentukan keadaan keluaran. Jika J dan K sama-sama 0, maka flip-flop tidak berubah dan tetap mempertahankan keadaan sebelumnya. Jika J = 0 dan K = 1, maka keluaran Q akan menjadi 0 atau dalam kondisi reset. Sebaliknya, jika J = 1 dan K = 0, maka keluaran Q menjadi 1 atau dalam kondisi set. Sedangkan ketika J dan K keduanya bernilai 1, maka flip-flop akan berubah ke keadaan berlawanan (toggle) setiap kali menerima pulsa clock. Dengan demikian, JK flip-flop dapat berfungsi sebagai pembagi frekuensi atau pencacah biner (counter) karena mampu berganti keadaan secara bergantian mengikuti sinyal clock.
Selain masukan J dan K, IC 74LS112 juga dilengkapi dengan masukan Preset dan Clear yang memungkinkan pengaturan kondisi awal keluaran. Masukan Preset (PR̅) digunakan untuk memaksa keluaran Q menjadi 1, sedangkan Clear (CLR̅) digunakan untuk memaksa Q menjadi 0, tanpa memperhatikan kondisi J, K, atau clock. Kedua masukan ini sangat berguna untuk menginisialisasi keadaan awal sistem digital sebelum operasi utama dijalankan.
Secara keseluruhan, prinsip kerja JK flip-flop pada IC 74LS112 adalah menyimpan, mengubah, dan membalik keadaan logika keluaran berdasarkan kombinasi input J dan K serta sinyal clock. Karena kemampuannya melakukan perubahan logika pada setiap tepi clock, JK flip-flop sering digunakan dalam rangkaian pencacah, pembagi frekuensi, maupun penyimpanan data biner sementara.
B. D Flip Flop
IC 7474 merupakan jenis flip-flop pemicu tepi positif (positive edge triggered) yang juga terdiri dari dua buah D flip-flop di dalam satu kemasan. Setiap flip-flop memiliki satu masukan data tunggal D, satu masukan clock (CLK), serta dua keluaran Q dan Q̅ (Q bar). Sama seperti IC 74LS112, IC ini juga memiliki masukan Preset (PR̅) dan Clear (CLR̅) yang bersifat aktif rendah. Fungsi utama dari D flip-flop adalah untuk menyimpan satu bit data biner dan mempertahankan nilainya hingga datang sinyal clock berikutnya.
Prinsip kerja D flip-flop cukup sederhana. Ketika sinyal clock dalam kondisi stabil (belum terjadi tepi naik), perubahan pada input D tidak akan memengaruhi keluaran. Namun, saat clock mengalami transisi dari logika rendah (0) ke logika tinggi (1), nilai logika yang terdapat pada input D akan disalin ke keluaran Q. Artinya, keluaran Q akan mengikuti nilai D hanya pada saat tepi naik clock, sedangkan pada saat lainnya, nilai Q tetap dipertahankan. Jika input D bernilai 1 pada saat tepi naik clock, maka keluaran Q menjadi 1 (set), sedangkan jika D bernilai 0, maka Q menjadi 0 (reset).
Selain itu, masukan Preset dan Clear berfungsi untuk mengatur kondisi keluaran secara langsung tanpa menunggu sinyal clock. Jika Preset (PR̅) diberi logika 0, maka Q akan langsung menjadi 1, sementara jika Clear (CLR̅) diberi logika 0, maka Q langsung menjadi 0. Mekanisme ini memungkinkan pengguna untuk mengatur atau mereset keluaran flip-flop secara manual, terutama saat awal sistem dihidupkan.
Secara umum, prinsip kerja D flip-flop pada IC 7474 adalah menyimpan data logika dari input D dan menyalurkannya ke output Q pada saat tepi naik sinyal clock. Karena kemampuannya menyimpan data dengan kestabilan tinggi, D flip-flop banyak digunakan pada register, latch, dan sistem penyimpanan sementara (temporary storage) dalam rangkaian digital.
5. Video Rangkaian [Kembali]
6. Analisa [Kembali]
7. Link Download [Kembali]
Rangkaian Percobaan [Klik]
Video Percobaan [Klik]
Datasheet IC 74LS112 [klik]
Datasheet IC 7474 [klik]
Datasheet Switch Spdt [klik]
Datasheet Power Supply [klik]
Datasheet Logic Probe [klik]
Datasheet Ground [klik]






Komentar
Posting Komentar